MD223D在某個IC芯片上集都是3個髙速11四位數模改變器(DAC)。各個DAC集成型其自己的的22:11(1一入口的2:1)讀取多路多路復用技術器。3個DAC的采集率每組可不可以提升3.2 Gsps。DAC的養成內容轉換可不可以在常規保護模型(這對一個奈奎斯特波長)或加載到零模型(這對1、其二和再者方個奈奎斯特波長)實操兩者之間開始選定 。聯系先選定 的濾波器,可不可以效果地帶來從電流到再者方奈奎斯特波長的過寬帶訊號。差積分篇幅據讀取主板接口為LVDS、LVPECL和CML兼容。后來各個DAC的22對差積分據讀取被多路多路復用技術到2倍的流速,各個DAC的1一髙速數據源分析位被鎖存和識別碼以能夠DAC內容轉換級。各個DAC含有50 W內容轉換方向終端機,可供應相輔相成內容轉換。供應除了4數字時鐘的LVDS內容轉換和采集相位選定 (SEL1和SEL2),以簡易相這對讀取數據源分析的采集相位的對齊。這對可以各個一起MD223D的操作系統利用,供應好幾回兩個回零功能性,以在某個采集關鍵時期再啟動所有MD223D。